FPGA

1/17ページ

狀態機FSM的描述方法

FSM的描述方法 在FPGA設計中,“有限狀態機”(Finite State Machine,FSM)的描述方式主要有三種方式:一段式、兩段式、三段式。 一段式寫法,整個狀態機寫到一個always塊(程序)中。在該always塊中,即描述了狀態轉移,又描述了狀態的輸入和輸出。 二段式寫法,狀態機用兩 […]

【FPGA】【轉載】Xilinx FPGA 學習筆記——時鐘資源

在Xilinx的FPGA中,時鐘網路資源分為兩大類:全域性時鐘資源和區域時鐘資源。 全域性時鐘資源是一種專用互連網路,它可以降低時鐘歪斜、佔空比失真和功耗,提高抖動容限。Xilinx的全域性時鐘資源設計了專用時鐘緩衝與驅動結構,從而使全域性時鐘到達CLB、IOB和BRAM的延時最小。 區域時鐘資源是 […]

Vivado(2017.1)中 BRAM IP核的配置與使用(1)

    Xilinx公司的FPGA中有著很多的有用且對整個工程很有益處的IP核,比如數學類的IP核,數字訊號處理使用的IP核,以及儲存類的IP核,本篇文章主要介紹BRAM  IP核的使用。     BRAM是FPGA定製的RAM資源,有著較大的儲存空間,且在日常的工程中使用較為頻繁。BRAM以陣列的 […]